[情報] TigerLake SoC Intel 10nm SuperFin製程

作者: ultra120 (原廠打手 !!!)   2020-08-14 00:01:56
Intel 在 Architecture 2020 活動上,率先揭露採用 Willow Cove 處理器架構的
Tiger Lake 平台的更多資訊與細節;
Willow Cove 是 Sunny Cove 之後的第二個 10nm 製程處理器架構
但不同於 Sunny Cove 的部分是,新的 Willow Cove 將導入 Intel 自家的 10nm
SuperFin 技術
除了 10nm SuperFin 技術外,Tiger Lake SoC 同時將導入 Intel 醞釀許久的 Xe-LP
GPU 架構,以及整合 Thunderbolt 4 技術。
Willow Cove CPU 核心是基於 Sunny Cove CPU 架構上,但 Willow Cove 在 CPU 效能
時脈以及電力方面都有著非常顯著的提升。此外,Willow Cove 更導入了
non-inclusive 1.25MB L2 Cache 這個新的快取架構
也透過 Intel Control-flow Enforcement Technology 增強安全性。
就 Intel 的資料來看,Willow Cove 在 Frequency、Power Efficiency 和 Greater
Dynamic Range
這 3 個方面都較 Ice Lake 使用的 Sunny Cove CPU 架構有著相當大的差距
也就意味著,採用 Willow Cove 架構的產品其運作電壓下與 Sunny Cove 相當
但處理器時脈卻能比 Sunny Cove 更高,其功耗要較 Sunny Cove 低。
雖然還不確定是否延續過去的 Intel HD Graphics 命名方式
但肯定的 Tiger Lake 平台將全面拋棄過去 Intel 慣用的 iGPU 架構轉換至醞釀許久的
Xe GPU 架構
Tiger Lake 的 Xe GPU 架構最高可以達到 96 EUs
這意味著我們可以透過 Intel 最新的 iGPU 獲得遠超於過去各種 iGPU 的效能表現
套句 AMD 常用的話,那個 Tiger Lake 所使用的 Xe GPU 架構在每瓦效率將有著非常大
的突破。
Tiger Lake 平台處理器的 Xe-LP 雖然最高會到達 96 EUs
但這並不表示每一款處理器都如此。
另一方面,也可以注意到 Xe-LP GPU 架構的 L3 Cache 為 3.85MB。
記憶體部分,Tiger Lake 最高可以支援到 LPDDR5-5400MHz,另也可以支援
LPDDR4X-4267MHz
以及標準的 DDR-3200MHz;Ice Lake 平台最高為 LPDDR4-3733MHz 以及 DDR4-3200MHz
DDR4 記憶體部分現階段最高的原生顆粒為 3200MHz,超過這個時脈的產品基本上都是超

不屬於 JEDEC 規範。同時,就 Intel 官方的數據,Tiger Lake 平台的記憶體頻寬最高
可以達到 86GB/s。
Tiger Lake 的 Coherent Fabric 頻寬也較 Ice Lake 提升了 2 倍。
使用者有望可以透過 Tiger Lake 獲得更佳的視覺效果
這主要是因為 Display 與 IPU6 獲得提升;就 Display 部分
可以見到最高 64GB/s 的同步頻寬(isochronous bandwidth)
以及記憶體間的專用架構通道,都是為了確保高解析度畫面與記憶體間的溝通品質
而 IPU6 部分則有多達 6 個感應器用以提供最高 4K90 和 47MP 影像架構相容能力。
功耗部分也會因為 FIVR 效率提高而獲得一定改善,特別是處理器在負載的條件下
需要注意的還有自主性動態電壓調整(Autonomous DVFS)會在 Coherent Fabric 與記憶
體子系統間
基於頻寬而即時對時脈和電壓比例做出改變
Tiger Lake 的大多資訊介紹完之後,跟著 Intel 確定會在 9 月 3 日晚間正式發表這個
採用 10nm SuperFin 製程的平台
如果對這個平台有興趣的話,不妨多做留意。
來源
https://benchlife.info/intel-10nm-superfin-tiger-lake-soc-with-willow-cove-and-xe-lp-detail/?fbclid=IwAR182Uw90qdekP-kYbPDmC_JDaanLak1h2p_UTQOGHNqbXYkSnKIss_ppYA
有夠猛的 SuperFin
作者: leung3740250 (jenius921)   2020-08-14 00:39:00
tgl-u 4.8g,還有能拉5g的東西,怎麼頻率拉不起來?
作者: c52chungyuny (PiPiDa)   2020-08-14 01:21:00
說真的能把14nm玩到只輸7nm一點點 就知道AMD優勢撐不過幾年superfin感覺從材料EDA全部重新改過 感覺有機會摸7nm車尾燈了 NV都可以用12nm打7nm了 intel用特規製程打7nm剛剛好
作者: LoveShibeInu (柴犬很笨)   2020-08-14 02:45:00
不是10nm+ 是10nm superfin
作者: c52chungyuny (PiPiDa)   2020-08-14 08:31:00
製程越小閘極就越難控制 很容易漏電 有時候根本不是你要不要上新材料 而是因為閘極變小又要高頻才會有這個東西跑出來到時候tiger lake如果頻率可以「安全」上到5G 基本上就知道可以幹贏GG7了一般使用者動高電壓控制IC作動 廠商就是動材料跟電晶體 不然為啥現在一堆人都在玩GAA了 這是AMD這種fabless閹雞一輩子肖想不起的 繼續用ryzenmaster騙各位觀眾
作者: leung3740250 (jenius921)   2020-08-14 10:16:00
作者: ViktorGoogle (維克多孤狗)   2020-08-14 10:34:00
AMD 5nm 打Intel 10nm的時代會像Intel 14nm打AMD28nm的時候一樣嗎?
作者: leung3740250 (jenius921)   2020-08-14 13:21:00
然後熱密度爆炸5nm沒那麼神20%的功耗改善還是相當於n7而不是n7p跑到4.5g說不定還不如adl的10esf

Links booklink

Contact Us: admin [ a t ] ucptt.com