Re: [問卦] 晶片3nm製成後,該怎麼繼續縮小下去呢?

作者: havochuman (嗨嗨嗨嗨嗨嗨)   2020-08-16 09:37:23
※ 引述《applebg (蘆洲八家冏)》之銘言:
: 台積電說,目前技術到3nm就會達到量子穿隧的極限,到時候就算transistor能夠
: 縮到更小,電子也會因為量子穿隧效應,導致到處亂跑,進而沒辦法利用。可是聽
: 說台積電已經要著手進行5nm的製程了,感覺離3nm不遠了。會不會到時候電腦科技
: 的發展會遇到瓶頸呢?還是科學家已經找到替代方案了呢?
: 有沒有八卦?
八卦是
台積的3nm不是physical 3nm
所以Intel整天說gg 廣告不實
大概在轉FinFET那邊
三星先喊14 gg也跟著喊
但都不是14
現在數字只是代表代數而已
離真正3nm還沒到
估計真正3nm還要5-10年以上
如果到了還有3d ic這招
到了量子也不用擔心
只要有spin up 跟spin down
可以當0跟1
現在的邏輯晶片應用就可以繼續玩 不怕
作者: flavorBZ (愛BZ)   2020-08-16 09:40:00
這麼簡單大陸那邊竟然都沒辦法克服,真是落後
作者: a1919979 (狐狸精婊子)   2020-08-16 09:52:00
工三小 閘極寬度就實打實縮到三奈米了啦 頂多電晶體其他部分縮放比率沒有閘極寬度那麼大 Intel輸不起的言論聽一聽就笑一笑就好 輸家跟股東交代的屁話你跟他認真?

Links booklink

Contact Us: admin [ a t ] ucptt.com